Навігація
Головна
 
Головна arrow Інформатика arrow Архітектура ЕОМ і систем
< Попередня   ЗМІСТ   Наступна >

БУФЕРИЗАЦІЯ ШИН ДАНИХ І АДРЕСИ

Токи, споживані пристроями пам'яті і введення-виведення по ланцюгах шин даних і адреси, значно перевищують допустимі значення струмів для мікросхем процесорів. Тому зазначені пристрої підключають до шин даних і адреси мікропроцесора через буфери, що представляють собою підсилювачі імпульсів. В буферах часто використовуються елементи з трьома станами виходу: два звичайних стану відповідають високому і низькому рівнях виходу, а третій стан Z - високоомного вихідного опору елемента. У стані Z елемент практично виявляється відключеним від навантаження. Елемент з Z-станом можна реалізувати, наприклад, шляхом введення в стандартну схему ТТЛ-інвертора напівпровідникового діода VD2 (рис. 6.10, а). Якщо на керуючому вході Z = 0, то потенціал колектора (а також емітера) транзистора 2 близький до нуля і тому вихідні транзистори 3 ,, VT 4 знаходяться в режимі відсічення, тобто в розімкнутому стані. При Z = I діод УD 2 відключений, і ТТЛ-інвертор з входом X і виходом Y працює в звичайному режимі. Підключенням до входу X інвертора отримують повторювач з трьома станами виходу. На рис. 6.10, б, в наведено графічні позначення повторювача і інвертора з трьома станами виходу.

Для побудови буферів шин даних і адреси можна використовувати шинні формувачі, що дозволяють здійснити керовану двосторонню передачу 8-розрядних слів. На рис. 6.10, г наведена схема, що ілюструє принцип побудови шинного формувача, використовуваного в 8-розрядних процесорах. В k -у ланцюг передачі формувача (k = 0, ..., 7) включені два повторювача П1, П2 з трьома можливими станами виходу. Управління станами повторителей здійснюється за допомогою логічних елементів ЛЕ1, ЛЕ2. Режими роботи формувача наведені в табл. 6.2.

Як видно з табл. 6.2, сигнал вибірки кристала CS = 0 активізує передачу інформації через повторювачі, при цьому сигнал Т визначає номер активного (включеного) повторювача П | або П2.

Буферизація шин: схема елемента з трьома станами виходу (а);  позначення повторювача і інвертора з трьома станами виходу (б, в);  схема шинного формування (г)

Мал. 6.10. Буферизація шин: схема елемента з трьома станами виходу ( а ); позначення повторювача і інвертора з трьома станами виходу (б, в ); схема шинного формування ( г )

Таблиця 6.2

керуючі сигнали

стан повторителей

Напрямок передачі інформації

формувача

повторителей

CS

т

2

3

п1

П2

0

0

0

1

Z

Увімкнути

Від виходу Y k до входу Х до

0

1

1

0

Увімкнути

Z

Від входу Х до до виходу Y k

1

ф

0

0

Z

Z

передача відсутня

При CS = 1 передача інформації відсутня, при цьому значення сигналу Т байдуже. Цей факт відзначений в таблиці символом Ф (0 або 1). Виходи Y k мають велику навантажувальну здатність, ніж входи Х до, так як до них підключаються пристрої пам'яті і введення-виведення. При побудові пристроїв на основі 8-розрядних мікропроцесорів в якості буфера шини даних використовується безпосередньо шинний формувач, а буфер шини адреси (16 ліній) складається з двох таких формувачів з'єднанням висновків CS і Г.

 
Якщо Ви помітили помилку в тексті позначте слово та натисніть Shift + Enter
< Попередня   ЗМІСТ   Наступна >
 
Дисципліни
Агропромисловість
Аудит та Бухоблік
Банківська справа
БЖД
Географія
Документознавство
Екологія
Економіка
Етика та Естетика
Журналістика
Інвестування
Інформатика
Історія
Культурологія
Література
Логіка
Логістика
Маркетинг
Медицина
Нерухомість
Менеджмент
Педагогіка
Політологія
Політекономія
Право
Природознавство
Психологія
Релігієзнавство
Риторика
Соціологія
Статистика
Техніка
Страхова справа
Товарознавство
Туризм
Філософія
Фінанси
Пошук