ІНТЕГРАЛЬНИЙ РЕГІСТР К155ІР1

Регістр (ріс.13.19, а) містить:

  • • чотири канали, які включають в себе комутаційний вузол, виконаний на логічному елементі 2І-АБО, і D-тригер;
  • • вузол управління, складений з двох інверторів і елемента 2І-АБО.

Схема регістра К155ІР1 (а) і часові діаграми (б), що пояснюють принцип його роботи

Мал. 13.19. Схема регістра К155ІР1 (а) і часові діаграми (б), що пояснюють принцип його роботи

До входів регістра підключені генератори H_1, Н _2 синхроимпульсов C 1 , C 2, джерело D01 сигналів V вибрати режим завантаження регістра (послідовна V = 0 або паралельна V = 1) і джерело D 02 інформаційних сигналів X послідовної завантаження. Для паралельної завантаження на входи X y X 2 , X p X 0 поданий операнд 1001. Розглянемо результати моделювання, представлені на рис. 13.19, б.

У початковому стані C i = C 2 = C = 0 всі тригери регістра знаходяться в режимі зберігання, їх вихідні сигнали Q0, Q1, Q2, Q3 можуть приймати будь-які значення, про що свідчать темні прямокутники на тимчасових діаграмах.

На перших чотирьох тактах (0, 1, 2, 3) діє сигнал V = 0, що відповідає режиму послідовної завантаження регістра. На вхід X послідовно подаються біти 0,1, 0,1. Запис даних в тригери здійснюється по зрізу синхроимпульсов C 1 = C = 1. Після четвертого імпульсу (такт 3) в регістр завантажується операнд Y 3 Y 2 Y 1 Y 0 = 0101.

На 4-му такті подається сигнал V = I для паралельної завантаження вхідних даних X 3 X 2 X 1 X 0 = 1001. Завантаження здійснюється по зрізу синхроимпульса C 2 = C = 1, в результаті чого на виході з'являється операнд Y 3 Y 2 Y 1 Y 0 = 1001.

На 5-8-му тактах по зрізу синхроимпульсов C i = C = 1 здійснюється послідовне зчитування (V = 0) даних. Так як на вхід послідовної завантаження подається сигнал Х = 0, відбувається одночасне завантаження регістра нулями.

 
< Попер   ЗМІСТ   Наст >